全文总字数:3672字
文献综述
文 献 综 述1.选题背景在电子技术中,频率是最基本的参数之一,并且与许多电参量的测量方案、测量结果都有十分密切的关系,因此,频率的测量就显得更为重要。
数字式频率计的测量原理有两类:一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数;二是间接测频法即测周期法,如周期测频法。
本设计中使用的就是直接测频法。
数字频率计是数字电路中的一个典型应用,实际的硬件设计用到的器件较多,连线比较复杂,而且会产生比较大的延时,造成测量误差、可靠性差。
随着现场可编程门阵列FPGA的广泛应用,以EDA工具作为开发手段,运用VHDL等硬件描述语言,将使整个系统大大简化,提高了系统的整体性能和可靠性。
2.设计方案在快速测量的要求下,要保证高精度的测频,必须采用较高的标准频率信号; 而单片机受本身时钟频率和若干指令运算的限制,测频的速度较慢,无法满足高速、高精度的测频要求。
而采用高集成度、高速的FPGA为实现高速、高精度的测频提供了保证了总体设计。
系统总体设计方案主要由以下几个部分构成:(1)信号整形电路。
用于对待测信号进行放大和整形;(2)测频电路。
剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付
