基于FPGA的数字频率计设计文献综述

 2022-11-06 09:11

一、引言

传统的数字频率计一般由分离元件搭接而成,其测量范围、测量精度和测量速度都受到很大的限制匡〕。虽然单片机的发展与应用改善了这一缺陷,但由于单片机本身也受到工作频率及内部计数器位数等因素的限制,因此无法在此领域取得突破性的进展。

随着新型可编程逻辑器件FPG A技术的发展,可以将大量的逻辑功能集成于单个器件中,根据不同的需要提供的门数从几百门到上百万门,从根本上解决了单片机的先天性限制问题。基于FPG A的数字频率计不但集成度远远超过了以往的频率计,而且在基准频率及精度等外部条件允许的情况下,根据不同场合对精度和频率范围要求,只需对硬件描述语言进行一定的改动,即可更改系统的精度和频率范围。这种方法很少涉及对硬件电路的大范围改动,因此降低了系统的整体造价。

FPGA器件作为系统控制的核心,其灵活的现场可更改性,可再配置能力,对系统的各种改进非常方便,在不更改硬件电路的基础上还可以进一步提高系统的性能。具有高速、精确、可靠、抗十扰性强和现场可编程等优点。

EDA(电子设计自动化)是在CAD(计算机辅助设计)、CAM(计算机辅助制

造)、CAT(计算机辅助测试)和CAE(计算机辅助工程)基础上发展起来的计算机

辅助设计系统,EDA是以大规模可编程逻辑器件为设计载体,以硬件描述语言为系统设计的主要表达方式,以计算机软硬件开发系统为设计工具,自动完成集成电子系统设计的一门新技术。

本课题就是利用EDA技术,以FPGA器件为基础来设计一款数字频率计。

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文文献综述,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。