基于DE2的多路信号发生器设计文献综述

 2022-05-26 09:05

文献综述

针对 DDS(直接数字频率合成) 电路的运算速度受相位累加器的累加速度和 ROM 读取速度的约束问题,采用多路和流水线相结合的方法改进了 DDS 电路的结构,有效地扩展了 DDS 电路的输出带宽。通过在 FPGA 内设计基于DDS 电路结构的信号发生器,用数字的方法直接实现了标准波形和各种调制波形的双通道输出。该方案结构简单,控制灵活,实验测试结果表明,该信号发生器能输出稳定、高带宽、高速度、高精度的信号波形。研究 DDS 技术理论的基础上,利用可编程逻辑器件 FPGA 实现了 DDS 电路设计,同时采用改进结构的 DDS电路设计了基于双 DDS 结构的信号发生器,在实现各种频率和相位可调、高频率、高精度标准波形的双通道输出的同时,使用数字的方法直接实现了 AM、FM及 ASK 等各种波形的调制输出。

并且查阅文献发现如果设计的双路信号发生器的最低频率为 0.01HZ, 最高频率受 DA 转换器的速度限制, 在使用THS5651 转换器时最高频率可达到2MHZ, 频率分辨率为 0.01HZ, 两路信号的相位可在 0~2pi; 任意切换,最小分辨率为 pi;/231,在切换期间能保持波形连续。 实测系统符合上述指标。如果波形数据改用双口 RAM 实现(可用 ALTERA 提供的 LPM_ROM 宏模块),其波形数据由单片机通过总线写入,则可实现不同波形输出、信号幅度控制等,具有更大的灵活性。

信号发生器已有很长一段时间的发展,如FPGA(可编程逻辑器件技术)、DDS技术、波形发生器和单片机芯片来实现它的一些功能,而且技术也比较成熟, 给人们带来很大的效益和方便,我相信随着科学发展的不断进步,研究力度的不断加深,信号发生器将在更多的领域会得到运用。

资料编号:[249102]

剩余内容已隐藏,您需要先支付 10元 才能查看该篇文章全部内容!立即支付

以上是毕业论文文献综述,课题毕业论文、任务书、外文翻译、程序设计、图纸设计等资料可联系客服协助查找。